Técnicas Digitales - Grupo N° 5 -: 2012

martes, 11 de diciembre de 2012

Ejercicio N°21

Construir un circuito que permita verificar el funcionamiento del Ci 74195.

Ejercicio N°20

Construir un registro de dezplazamiento de 4 bits con entradas serie y paralelo y salida serie y paralelo. Utilizar el Ci 7476, las compuertas que hagan falta y los indicadores necesarios para verificar su funcionamiento.

Ejercicio N° 19

Construir un contador sincrónico que pase por los siguientes estados 0, 1, 2, 4, 6, 0.

Ejercicio N°18

Utilizando FF desarrollar un circuito contador sincrónico de 0 a 9 y vuelva a cero.

Ejercicio N°17

Construir un circuito práctico que permita
verificar el funcionamiento del circuito integrado 74190. Copiar y pegar su hoja de datos. Explicar que funcion cumple cada uno de sus pines de conexion.

Datasheet 74190 PDF

Ejercicio N°16

Desarrollar un contador sincrónico que cuente de forma ascendente de 0 a 7 y vuelva a cero.

jueves, 15 de noviembre de 2012

Ejercicio Nº15

Construir un circuito práctico que permita verificar el funcionamiento del CI 4024.

Ejercicio Nº14

Diseñar un contador asincrónico que cuente en forma descendente de 7 a 0.

Ejercicio Nº13

Utilizando FLIP-FLOP JKMS con la siguiente tabla de funcionamiento (disparado por flanco descendente) diseñar un contador asincrónico que cuente de 0 a 5.

Ejercicio Nº12

Utilizando FLIP-FLOP JKMS, diseñar un contador asincrónico que cuente de 0 a 7.

Ejercicio Nº11

Los siguientes pulsos se encuentran aplicados a un FLIP-FLOP JKMS disparado por flanco descendente como el ejercicio anterior. Dibujar las salidas Q y noQ finales. El FLIP-FLOP se halla inicialmente en condición de RESET.

Ejercicio Nº10

Los siguientes trenes de pulsos se encuentran aplicados a un FLIP-FLOP JKMS construido por 2
FLIP-FLOP JK y un inversor. Dibujar los trenes de pulsos a la salida de cada FLIP-FLOP y verificar que el circuito se comporta como un FLIP-FLOP disparado por flanco descendente.

Ejercicio Nº9

Los siguientes trenes de pulsos se encuentran aplicados a un FLIP-FLOP RS sincrónico y un JK. Dibujar las salidas Q y  noQ para cada uno de ellos. Condición inicial RESET.

Ejercicio Nº8

Los siguientes trenes de pulsos se encuentran aplicados a un FLIP-FLOP JK, dibujar las salidas Q y noQ.

Ejercicio Nº7

Dibujar el bloque de un FLIP-FLOP JK y su tabla de funcionamiento.






CK
J
K
Q
0
X
X
Q
1
0
0
Q
1
0
1
0
1
1
1
0
1
0
1
1
1
Q

Ejercicio Nº6

Construir un circuito práctico de FLIP-FLOP RS sincrónico utilizando un CI 7400.

Ejercicio Nº5

Los siguientes trenes de pulsos se encuentran aplicados al FLIP-FLOP RS sincrónico del Ej. Nº3. Dibujar los trenes de pulsos correspondientes a las salidas Q y noQ.

Ejercicio Nº4

¿Para que se utiliza el CLOCK ó reloj en los circuitos digitales?

Una señal de clock es un tipo particular de señal que oscila entre un estado alto y un estado bajo graficamente toma la forma de una onda cuadrada.
la mayoria de los circuitos combinacionales usan un pulso de clock para sincronizar las diferentes partes del circuito.
 

Ejercicio Nº3

Construir un FLIP-FLOP RS sincrónico utilizando 4 compuertas NAND y basandose en el circuito del Ej. Nº1 confeccionar su tabla de funcionamiento.




CK
S
R
Q
0
X
X
Q
1
0
0
Q
1
0
1
0
1
1
1
0
1
0
1
1
1
1
1

Ejercicio Nº2

Idem. anterior para el siguiente circuito:




S

R

Q Antes

͞q    Antes

Q Después

͞q   Después

 Condición

0

1

1

0

 

 

Set

1

1

1

0

0

0

Cp

1

0

0

0

0

1

Reset

1

1

0

0

0

0

Cp

0

1

0

1

1

0

Sct

0

0

1

0

1

0

Set-Alm

1

0

1

0

0

1

Reset

0

0

0

1

0

1

Reset - Alm
 
Resumiendo:
 
 

S

R

Q

͞q  

Cond. 

0

0

Q

q        

Alm

0

1

1

0

Set

1

0

0

1

Reset

1

1

0

0

Cp

Ejercicio Nº1

Para el siguiente circuito verificar su funcionamiento como FLIP-FLOP demostrando las condiciones de SET, RESET, ALMACENAMIENTO y PROHIBIDA. Realizar además una tabla que resuma su funcionamiento.





S

R

Q Antes

͞q    Antes

Q Después

͞q   Después

Cond. 

0

1

1

0

 

 

Set

1

1

1

0

1

0

Set

1

0

1

0

0

1

Reset

1

1

0

1

0

1

Reset

0

1

0

1

1

0

Set

0

0

1

0

1

1

CP

 

Resumiendo:


S

R

Q

͞q   

 Cond.

0

0

1

0

Cp

0

1

1

0

Set

1

0

0

1

Reset

1

1

Q

͞q  

Alm